午夜伦理在线-午夜伦理在线观看-午夜毛片免费看-午夜美女久久久久爽久久-午夜免费

Rss & SiteMap

曙海教育集團論壇 http://www.bjzhda.cn

曙海教育集團論壇
共3 條記錄, 每頁顯示 10 條, 頁簽: [1]
[瀏覽完整版]

標題:FPGA協處理技術介紹及進展

1樓
wangxinxin 發表于:2010-11-12 14:31:37

顯然,FPGA在并行化與流水化方面存在相當大的優勢,同時與GPGPU相比,FPGA在主緩存與帶寬方面也存在優勢。在FPGA中,邏輯資源周圍是存儲器塊。XDI模塊具有一塊帶寬為3.8TB/s的3.3MB主緩存,這是nVidia 8800 GTX型GPGPU上主緩存(支持流處理器)的5~10倍。

FPGA的優勢還在于,可以利用裕量連接帶寬來靈活構建直達各邏輯塊的數據通道和存儲器訪問通路。圖1所示的可編程互連結構提供了大量的布線帶寬。模塊與電路板可根據FPGA輸出帶寬、存儲器大小及延遲的需要進行設計,I/O端口可由用戶自定義。

圖片點擊可在新窗口打開查看

圖1 FPGA的架構

最后,FPGA架構還擁有一個優勢,它可擴展為更大型的邏輯塊、存儲器塊與DSP塊的陣列。邏輯與主緩存的大小是一起擴展的。現有最大的FPGA峰值功耗為30W,其FPGA架構有很多空間,可以在不超過現有數據中心功率和冷卻限制的前提下,擴展為新的處理構型。

盡管FPGA架構具有許多出眾的性能,一些性能必須共同發揮作用,才能提供優于CPU協處理的解決方案。

芯片與算法基礎
大部分雙精度浮點算法的加法與乘法操作比例大約為1:1。在FPGA中,加法運算使用邏輯資源,乘法運算使用DSP塊,因此FPGA的邏輯資源與DSP塊的比例必須均衡。FPGA的另一個特點是其可編程功率技術,該技術可針對所有邏輯塊、DSP塊與存儲器塊進行編程,根據設計的時序要求將其設定為高功耗或低功耗模式。
浮點運算核已經改進,可運行于更高的時鐘速率,使用更少的DSP塊和更少的邏輯資源。采用浮點編譯器可減少不同浮點運算核之間用于連接64位數據通路的邏輯資源。

在一次浮點運算結束時,合并對浮點運算進行規格化處理(定點格式轉換至浮點格式)的步驟,可以顯著減少對后續浮點運算輸入的去規格化處理(浮點格式轉換為定點格式)。浮點運算的數學表達式的整個數據通路可熔接在一起,這會最多減少40%的邏輯資源并使時鐘速率略有提高。

浮點運算的正確組合十分重要。如果算法有許多超越運算(求指數、求對數等),FPGA可配置所需要的數目。在GPGPU設計中,會增加一些硬模塊實現上述函數,但比例比單精度浮點邏輯少得多。使用算法技巧、抽象硬件細節及針對個別FPGA資源的優化都需要函數庫。

基于芯片、算法與庫基礎,圖2的系統級解決方案涉及到了工具鏈、模塊/板級設計、CPU接口以及采用合作公司專門技術的由CPU至基于FPGA的加速器的數據傳輸。

圖片點擊可在新窗口打開查看

圖2 FPGA加速系統級解決方案的基礎

[此貼子已經被作者于2010-11-17 11:59:14編輯過]
共3 條記錄, 每頁顯示 10 條, 頁簽: [1]

Copyright © 2000 - 2009 曙海教育集團
Powered By 曙海教育集團 Version 2.2
Processed in .60889 s, 2 queries.
主站蜘蛛池模板: 亚洲国产精品综合福利专区 | 日韩欧美三级在线 | 国产羞羞视频在线观看 | 特黄特色视频 | 国产成人综合亚洲欧美在线n | 中文字幕亚洲不卡在线亚瑟 | 成人资源在线观看 | 欧美日韩国产一区二区三区 | 欧美一级视频在线观看欧美 | 国产精品jizz在线观看网站 | 亚洲人成网国产最新在线 | 欧美日本在线播放 | 成人不卡在线 | 欧美日韩系列 | 高清国产精品久久 | 欧美看片 | 欧美视频在线播放观看免费福利资源 | 日韩特级片 | 国内视频拍拍视频在线观看 | 日韩欧美一区二区三区中文精品 | 成人夜夜嗨 | 中国美女一级毛片 | 久久久久久久久久久9精品视频 | 亚洲精品影院 | 国产精品一级香蕉一区 | 91精品国产爱久久久久 | 欧美黑b | 在线观看视频一区 | 成人黄色网址 | 一级特级片 | 日韩欧美亚洲一区二区综合 | 曰韩毛片 | 中文字幕日产乱码偷在线 | 亚洲精品一二三四 | 中日韩欧美一级毛片 | 人人香蕉 | 国产在线播放一区二区 | 免费观看又色又爽又大高清网站 | 国产午夜免费一区二区三区 | 真人一级一级特黄高清毛片 | 久久一区二区三区精品 |