午夜伦理在线-午夜伦理在线观看-午夜毛片免费看-午夜美女久久久久爽久久-午夜免费
[Full]
完整版
[Rss]
訂閱
[Xml]
無圖版
[Xhtml]
無圖版
Rss
& SiteMap
曙海教育集團論壇
http://www.bjzhda.cn
曙海教育集團論壇
◎
曙海教育集團論壇
→
FPGA高級
→
Altera FPGA/CPLD設計-高級篇
共1 條記錄, 每頁顯示 10 條, 頁簽:
[1]
[瀏覽完整版]
標題:Altera FPGA/CPLD設計-高級篇
1樓
wangxinxin
發表于:2010-11-20 8:59:04
以下內容含腳本,或可能導致頁面不正常的代碼
<font color="#333333">首先高級篇<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%CC%D6%C2%DB">討論</span>第二章《第2章 Altera<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%C6%F7%BC%FE">器件</span>高級特性與<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%D3%A6%D3%C3">應用</span>》 </font> 可編程邏輯器件,尤其是高性能、大容量的FPGA,正逐漸成為<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%CF%B5%CD%B3">系統</span>中的核心組成部分,因此<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%B9%A4%B3%CC%CA%A6">工程師</span>們對其<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%B9%A6%C4%DC">功能</span>和性能的要求也在逐步增加。為了適應這種發展趨勢,Altera在對傳統的邏輯單元結構進行改進的同時,也逐漸在其FPGA中增加了越來越多的專用<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%B5%E7%C2%B7">電路</span>,用來實現復雜的功能,實現高速的<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%BD%D3%BF%DA">接口</span>和互連,使得FPGA看起來就像一個可編程的片上系統(SOPC)。 理解和掌握這些專用電路的<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%D4%AD%C0%ED">原理</span>和用法,對<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%C9%E8%BC%C6">設計</span>工程師來說非常重要。因為,在一些高速的設計中,如DDR SDRAM<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%BF%D8%D6%C6%C6%F7">控制器</span>和LVDS高速接口,純粹依靠傳統的邏輯電路難以達到理想的性能要求,這時就必須依賴FPGA內部的專用<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%D3%B2%BC%FE">硬件</span>電路來輔助實現高性能的設計。這一點也使得設計與器件更加相關(Device Dependent),有人認為這會在一定程度上影響設計的可移植性,但是目前這的確是一個發展趨勢。 在本章內容中,我們將逐一介紹Altera器件中的一些專用電路以及它們的用法,希望能夠對讀者有幫助。本章主要內容如下: •<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%CA%B1%D6%D3">時鐘</span>管理; •片內存儲器; •<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%CA%FD%D7%D6">數字</span><span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%D0%C5%BA%C5">信號</span>處理; •片外高速存儲器; •高速差分接口和DPA; •高速串行收發器。 2.1 時鐘管理 這一節給出的是Altera Timing的基本概念 一、時鐘偏斜(Skew)和抖動(Jitter) 時鐘偏斜(Skew)是指在時鐘分配系統中到達各個時鐘末端(器件內部觸發器的時鐘輸入端)的時鐘相位不一致的現象,如圖2-1所示。 時鐘偏斜主要由兩個因素造成:一是時鐘源之間的偏差,例如同一個PLL所<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%CA%E4%B3%F6">輸出</span>的不同的時鐘信號之間的偏斜;另一個是時鐘分配<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%CD%F8%C2%E7">網絡</span>的偏斜。時鐘偏斜是永遠存在的,但是其大到一定程度,就會嚴重影響設計的時序,因此需要用戶在設計中盡量減小其影響。 <img src="http://bbs.eccn.com/pic/2005126134716.gif" align="left"/> 時鐘抖動是指時鐘邊沿的輸出位置和理想情況存在一定的誤差,如圖2-2所示為抖動的示意圖。抖動一般可以分為確定性抖動和隨機抖動:確定性抖動一般比較大,而且可以追蹤到特定的來源,如信號噪聲、串擾、<span class="t_tag" onclick="tagshow(event)" href="tag.php?name=%B5%E7%D4%B4">電源</span>系統和其他類似的來源;隨機抖動一般是由環境內的因素造成的,如熱干擾和輻射等,而且往往難以追蹤 <img src="http://bbs.eccn.com/pic/2005126134830.gif" align="left"/>
說明:
上面顯示的是代碼內容。您可以先檢查過代碼沒問題,或修改之后再運行.
共1 條記錄, 每頁顯示 10 條, 頁簽:
[1]
Copyright © 2000 - 2009
曙海
教育集團
Powered By
曙海教育集團
Version 2.2
Processed in .01367 s, 2 queries.
[Full]
完整版
[Rss]
訂閱
[Xml]
無圖版
[Xhtml]
無圖版
主站蜘蛛池模板:
手机看片日韩高清国产欧美
|
欧美电影精品久久久久
|
免费观看a黄一级视频
|
一级做a免费观看大全
|
狠狠色丁香九九婷婷综合五月
|
极品美女国产精品免费一区
|
亚欧成人中文字幕一区
|
久久国产美女免费观看精品
|
超高清欧美videos360
|
国产成人麻豆tv在线观看
|
免费观看黄色一级视频
|
亚洲图片二区
|
一级毛片视频免费
|
国自产拍在线视频天天更新
|
大毛片
|
蜜桃视频成a人v在线
|
日韩亚洲国产综合久久久
|
亚洲女同视频
|
亚洲一区二区在线
|
亚洲在线一区二区三区
|
91在线免费视频观看
|
日韩欧美制服
|
18岁黄色
|
欧美成人性毛片免费版
|
免费看片免
|
特级黄国产片一级视频播放
|
男女一级毛片免费视频看
|
日韩中文字幕免费观看
|
一级做一级爱a做片性视频视频
|
国产精品观看在线亚洲人成网
|
国产一区二区免费播放
|
精品国产呦系列在线看
|
日韩美女人体视频免费播放
|
94在线成人免费视频
|
黄色视屏在线
|
免费观看影院
|
久久婷婷五综合一区二区
|
啪啪免费网站视频观看
|
全部免费国产潢色一级
|
国产剧情网站
|
国产日韩精品一区在线观看播放
|